Filtry
Filtry
FPGA — programowalna przez użytkownika macierz bramek
Obraz | część # | Opis | producent | Akcje | RFQ | |
---|---|---|---|---|---|---|
![]() |
XC3S1000L-4FGG456C |
IC FPGA 333 I/O 456FBGA
|
Xilinx Inc
|
|
|
|
![]() |
A42MX36-1PQG208I |
FPGA - pole programowalne granice MX
|
MIKROSEMI
|
|
|
|
![]() |
10AX027E2F27I1HG |
FPGA — programowalna przez użytkownika macierz bramek
|
Altera/Intel
|
|
|
|
![]() |
EP3CLS100F780C7 |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 6278 LAB 429 I/O
|
Altera/Intel
|
|
|
|
![]() |
XC3S400AN-4FGG400I |
IC FPGA 311 I/O 400FBGA
|
Xilinx Inc
|
|
|
|
![]() |
M2GL050-FCSG325I |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
EP2C20F484C6N |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone II 1172 LAB 315 I/O
|
Altera/Intel
|
|
|
|
![]() |
XC5VLX110-2FFG1760C |
IC FPGA 800 I/O 1760FCBGA
|
Xilinx Inc
|
|
|
|
![]() |
M1A3P1000-1PQG208M |
FPGA — programowalna macierz bramek ProASIC3
|
MIKROSEMI
|
|
|
|
![]() |
10AS057K2F35E1HG |
FPGA — programowalna przez użytkownika macierz bramek
|
Altera/Intel
|
|
|
|
![]() |
5ASXBB3D4F40C4N |
FPGA — programowalna macierz bramek Arria V SoC SX dwurdzeniowy ARM Cortex-A9
|
Altera/Intel
|
|
|
|
![]() |
5SGSMD3E3H29C2LN |
FPGA — macierz programowalnych bramek FPGA — Stratix V GS 688 LABs 360 IO
|
Altera/Intel
|
|
|
|
![]() |
5SGXMA3H3F35I3LN |
FPGA — macierz programowalnych bramek FPGA — Stratix V GX 957 LABs 432 I/O
|
Altera/Intel
|
|
|
|
![]() |
M7A3P1000-2FGG256I |
FPGA — programowalna macierz bramek ProASIC3
|
MIKROSEMI
|
|
|
|
![]() |
M2GL050T-1FG484I |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
ICE40LP1K-CB121 |
FPGA — programowalna przez użytkownika macierz bramek iCE40LP Ultra Low Power 1280 LUT 1,2 V
|
Krata
|
|
|
|
![]() |
EP1C3T144A8N |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone I 291 LAB 104 I/O
|
Altera/Intel
|
|
|
|
![]() |
A40MX02-2PL44 |
FPGA - pole programowalne granice MX
|
MIKROSEMI
|
|
|
|
![]() |
Wymagania dotyczące: |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 3491 LAB 377 I/O
|
Altera/Intel
|
|
|
|
![]() |
XC7A35T-2CSG324C |
Układ scalony FPGA 210 we/wy 324CSBGA
|
Xilinx Inc
|
|
|
|
![]() |
5AGXMB3G4F35I5G |
FPGA — programowalna przez użytkownika macierz bramek
|
Altera/Intel
|
|
|
|
![]() |
LFE2-20E-7FN256C |
FPGA - pole programowalne granice 21K LUT 193 I/O DSP 1.2V -7
|
Krata
|
|
|
|
![]() |
5AGXFB3H4F40C5N |
FPGA — macierz programowalnych bramek FPGA — Arria V GX 13688 LAB, 704 wejścia/wyjścia
|
Altera/Intel
|
|
|
|
![]() |
LCMXO2-7000ZE-1FG484I |
FPGA - Pole programowalne granice 6864 LUTs 335 I/O 1.2V 1 SPEED
|
Krata
|
|
|
|
![]() |
XC7S6-L1CSGA225I |
IC FPGA 100 I/O 225CSBGA
|
Xilinx Inc
|
|
|
|
![]() |
5AGXMA1D6F27C6N |
FPGA — macierz programowalnych bramek FPGA — Arria V GX 2830 LABS 336 I/O
|
Altera/Intel
|
|
|
|
![]() |
M2GL050T-1FGG484M |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
LCMXO2-1200HC-6MG132C |
FPGA — macierz bramek programowalnych przez użytkownika 1280 jednostek LUT 105 wejść/wyjść 3,3 V -6
|
Krata
|
|
|
|
![]() |
5SGSMD5K2F40I3L |
FPGA — macierz programowalnych bramek FPGA — Stratix V GS 2014 LABS 696 I/O
|
Altera/Intel
|
|
|
|
![]() |
EP2C50U484C8N |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone II 3158 LAB 294 I/O
|
Altera/Intel
|
|
|
|
![]() |
LCMXO3L-1300E-6MG121I |
FPGA - Field Programmable Gate Array 1280 LUTs, 100 I/O, 1.2V. FPGA – macierz bramek progr
|
Krata
|
|
|
|
![]() |
LCMXO3LF-9400C-6BG400I |
FPGA - Field Programmable Gate Array 9400 LUT, 335 I/O, 2,5 V/3,3 V, -6 Prędkość, IND, wolny od halo
|
Krata
|
|
|
|
![]() |
10AS048H4F34E3LG |
FPGA – programowalna macierz bramek Arria 10 SX 480 SoC FPGA
|
Altera/Intel
|
|
|
|
![]() |
XC6SLX150-2FG484C |
IC FPGA 338 I/O 484FBGA
|
Xilinx Inc
|
|
|
|
![]() |
XC4VSX25-10FF668I |
IC FPGA 320 I/O 668FCBGA
|
Xilinx Inc
|
|
|
|
![]() |
10AS057K2F35I1HG |
FPGA — programowalna przez użytkownika macierz bramek
|
Altera/Intel
|
|
|
|
![]() |
M2GL025TS-1FCS325I |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
M2GL010T-1VF400 |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
EP2AGX95EF29C5N |
FPGA — macierz programowalnych bramek FPGA — Arria II GX 3747 LAB, 372 wejścia/wyjścia
|
Altera/Intel
|
|
|
|
![]() |
5962-0054301QXC |
FPGA – programowalna macierz bramek SXA
|
MIKROSEMI
|
|
|
|
![]() |
Zmiany w systemach operacyjnych |
Układ scalony FPGA 600 we/wy 1156FCBGA
|
Xilinx Inc
|
|
|
|
![]() |
XC7A75T-2FGG484C |
IC FPGA 285 I/O 484FBGA
|
Xilinx Inc
|
|
|
|
![]() |
M2GL060T-FGG484 |
FPGA – programowalna macierz bramek IGLOO 2
|
MIKROSEMI
|
|
|
|
![]() |
10AX115N4F40I3SGE2 |
FPGA — programowalna przez użytkownika macierz bramek
|
Altera/Intel
|
|
|
|
![]() |
LCMXO3L-9400C-6BG400I |
FPGA - Field Programmable Gate Array 9400 LUT, 335 I/O, 2,5 V/3,3 V, -6 Prędkość, IND, wolny od halo
|
Krata
|
|
|
|
![]() |
LFE5U-45F-6MG285I |
FPGA — macierz bramek programowalnych przez użytkownika 43,8 tys. jednostek LUT, 118 we/wy, 1,1 V, -
|
Krata
|
|
|
|
![]() |
EP3CLS150F780I7 |
FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 9428 LAB 429 I/O
|
Altera/Intel
|
|
|
|
![]() |
XC3S1400AN-5FGG676C |
IC FPGA 502 I/O 676FBGA
|
Xilinx Inc
|
|
|
|
![]() |
XC3S50AN-4FTG256C |
Układ scalony FPGA 195 we/wy 256FTBGA
|
Xilinx Inc
|
|
|
|
![]() |
5ASXMB5G4F40C4N |
FPGA — programowalna macierz bramek Arria V SoC SX dwurdzeniowy ARM Cortex-A9
|
Altera/Intel
|
|
|