Do domu > producenci >

Altera/Intel

Altera/Intel
Obraz część # Opis producent Akcje RFQ
EPC2TC32N

EPC2TC32N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 1,6 Mb 10 MHz
EPCQ64SI16N

EPCQ64SI16N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPCQ16SI8N

EPCQ16SI8N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPCS4SI8N

EPCS4SI8N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPC1441LC20N

EPC1441LC20N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 440Kb 8 MHz
EPC16QI100N

EPC16QI100N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 16Mb 33 MHz
EPCS128SI16N

EPCS128SI16N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPCQ32SI8N

EPCQ32SI8N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPC4QI100N

EPC4QI100N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 4Mb 66 MHz
EPC2TI32N

EPC2TI32N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 1,6 Mb 10 MHz
EPC2LC20N

EPC2LC20N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 1,6 Mb 10 MHz
EPCS16SI8N

EPCS16SI8N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPCQ256SI16N

EPCQ256SI16N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPC1LC20N

EPC1LC20N

FPGA - Configuration Memory IC - Ser. FPGA – IC pamięci konfiguracyjnej – Ser. Conf
EPC16QC100N

EPC16QC100N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 16Mb 33 MHz
EPC2LI20N

EPC2LI20N

FPGA - Układ pamięci konfiguracyjnej IC - Ser. Config Mem Flash 1,6 Mb 10 MHz
EPCQL1024F24IN

EPCQL1024F24IN

FPGA - Pamięć konfiguracji
EPF10K20TI144-4

EPF10K20TI144-4

FPGA — macierz bramek programowalnych przez użytkownika FPGA — Flex 10K 144 LAB 102 wejścia/wyjścia
Wymagania dotyczące:

Wymagania dotyczące:

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 5079 LAB 295 I/O
EP4SGX70HF35I4

EP4SGX70HF35I4

FPGA — macierz programowalnych bramek FPGA — Stratix IV GX 2904 LAB, 488 wejść/wyjść
EP1AGX35CF484C6N

EP1AGX35CF484C6N

FPGA — macierz programowalnych bramek FPGA — Arria GX 1676 LABs 230 I/O
5CGXBC9D6F27C7N

5CGXBC9D6F27C7N

FPGA – macierz programowalnych bramek FPGA – Cyclone V GX 11356 LAB 336 I/O
EP4CE10E22I7N

EP4CE10E22I7N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone IV E 645 LAB 91 I/O
Wymagania dotyczące:

Wymagania dotyczące:

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 3491 LAB 327 I/O
5SGXEB9R2H43C2LN

5SGXEB9R2H43C2LN

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Stratix V GX 2640 LABs 600 I/O
EP3SL70F780I4

EP3SL70F780I4

FPGA – macierz programowalnych bramek FPGA – Stratix III 2700 LAB 488 I/O
5SGXEABN2F45I2N

5SGXEABN2F45I2N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Stratix V GX 2640 LABs 840 I/O
10AX090S1F45E1SG

10AX090S1F45E1SG

FPGA — programowalna przez użytkownika macierz bramek
5AGXFB5H6F35C6N

5AGXFB5H6F35C6N

FPGA – macierz programowalnych bramek FPGA – Arria V GX 15849 LABs 544 I/O
5CGTFD5C5F27I7N

5CGTFD5C5F27I7N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone V GT 2908 LABs 336 I/O
5SGXEA9K3H40I3LN

5SGXEA9K3H40I3LN

FPGA — macierz programowalnych bramek FPGA — Stratix V GX 2640 LABS 696 I/O
EP4SE820H40I4

EP4SE820H40I4

FPGA — macierz programowalnych bramek FPGA — Stratix IV E 32522 LAB, 976 wejść/wyjść
5AGXBA7D4F27C5N

5AGXBA7D4F27C5N

FPGA — macierz programowalnych bramek FPGA — Arria V GX 9168 LABS 336 IO
EP1SGX25CF672C7

EP1SGX25CF672C7

FPGA – macierz programowalnych bramek FPGA – Stratix I GX 2566 LAB 455 I/O
5SGXEA4K1F35C2L

5SGXEA4K1F35C2L

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Stratix V GX 1900 LAB 432 I/O
10AX027E2F27I1HG

10AX027E2F27I1HG

FPGA — programowalna przez użytkownika macierz bramek
EP3CLS100F780C7

EP3CLS100F780C7

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 6278 LAB 429 I/O
EP2C20F484C6N

EP2C20F484C6N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone II 1172 LAB 315 I/O
10AS057K2F35E1HG

10AS057K2F35E1HG

FPGA — programowalna przez użytkownika macierz bramek
5ASXBB3D4F40C4N

5ASXBB3D4F40C4N

FPGA — programowalna macierz bramek Arria V SoC SX dwurdzeniowy ARM Cortex-A9
5SGSMD3E3H29C2LN

5SGSMD3E3H29C2LN

FPGA — macierz programowalnych bramek FPGA — Stratix V GS 688 LABs 360 IO
5SGXMA3H3F35I3LN

5SGXMA3H3F35I3LN

FPGA — macierz programowalnych bramek FPGA — Stratix V GX 957 LABs 432 I/O
EP1C3T144A8N

EP1C3T144A8N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone I 291 LAB 104 I/O
Wymagania dotyczące:

Wymagania dotyczące:

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone III 3491 LAB 377 I/O
5AGXMB3G4F35I5G

5AGXMB3G4F35I5G

FPGA — programowalna przez użytkownika macierz bramek
5AGXFB3H4F40C5N

5AGXFB3H4F40C5N

FPGA — macierz programowalnych bramek FPGA — Arria V GX 13688 LAB, 704 wejścia/wyjścia
5AGXMA1D6F27C6N

5AGXMA1D6F27C6N

FPGA — macierz programowalnych bramek FPGA — Arria V GX 2830 LABS 336 I/O
5SGSMD5K2F40I3L

5SGSMD5K2F40I3L

FPGA — macierz programowalnych bramek FPGA — Stratix V GS 2014 LABS 696 I/O
EP2C50U484C8N

EP2C50U484C8N

FPGA – macierz bramek programowalnych przez użytkownika FPGA – Cyclone II 3158 LAB 294 I/O
10AS048H4F34E3LG

10AS048H4F34E3LG

FPGA – programowalna macierz bramek Arria 10 SX 480 SoC FPGA
1 2